Chapitres de
livre :
1) Hani, S. and
Dennetière, S. and Mahseredjian, J. and Ould Bachir, T. and David, J.-P.
Simulation of transients for VSC-HVDC transmission systems based on modular
multilevel converters In: Transient Analysis of Power Systems —Martinez-Velasco
(eds.), Wiley (sous presse)
2) Dufour, C. and
Ould Bachir, T., and Grégoire, L. A., and Bélanger, J. Real-time simulation of
power electronic systems and devices In : Dynamics and control of switched
electronic systems Series: Advances in Industrial Control, 2012 Vasca, F.
Ianelli, L. (eds.), Springer
Articles de
revue :
1) Saad, H. and Ould
Bachir, T. and Mahseredjian, J. et al. Real-time simulation of MMCs using CPU
and FPGA, IEEE Transactions on Power Electronics, 2014 (accepté).
2) Ould Bachir, T. and David, J.P. A self-alignment format
for the implemention of addition-related floating-point operators, ACM
Transactions on Reconfigurable Technology ans Systems (TRETS), vol. 6, no 1,
pp. 1-20, 2013.
3) Ould Bachir, T. and Dufour, C. and Bélanger, J. et al. A
fully automated reconfigurable floating-point engine dedicated to the real-time
simulation of power electronic circuits, Mathematics and Computers in
Simulation, vol. 91, pp. 167-177, Elsevier, 2013.
4) F.-Blanchette H.
and Ould Bachir, T. and David, J.P. A state-space modeling approach for the
FPGA-based real-time simulation of high switching frequency power converters,
IEEE Transactions on Industrial Electronics, vol. 59, no 12, pp. 4555-4567,
2012.
Articles de
conférence :
1) Dufour, C. and
Cense S. and Ould Bachir, T. and Grégoire, L.-A. and Bélanger, J.
General-purpose reconfigurable low-latency electric circuit and drive solver on
FPGA, IECON/IEEE, pp. 3073-3081, Montreal, Canada, October 2012.
2) Ould Bachir, T.
and Dufour, C. and Bélanger, J. and Mahseredjian, J. and David, J.P. Effective
floating-point calculation engines intended for the FPGA-based HIL simulation,
ISIE/IEEE, pp. 1363-1368, Hangzhou, China, May 2012.
3) Inaba, Y. and
Cense, S. and Ould Bachir, T. and Yamashita, H. and Dufour, C. A dual
high-speed PMSM motor drive emulator with finite element analysis on FPGA chip
with full fault testing capability, EPE/IEEE, pp. 1-10, Birmingham, UK, Sep.
2011.
4) Ould Bachir, T.
and Dufour, C. and David, J.P. and Mahseredjian, J. and Bélanger, J.
Reconfigurable floating-point engines for the real-time simulation of PECs: A
high-speed PMSM drive case study, ELECTRIMACS, Paris, France, June 2011
5) Ould Bachir, T. and Dufour, C. and David, J.P. and
Mahseredjian, J. Floating-point engines for the FPGA-based real-time simulation
of power electronic circuits, IPST, Delf, The Netherlands, June 2011
Stagiaire postdoctoral – École de Technologie Supérieure, depuis septembre 2013
Calcul haute performance sur FPGA pour simulation en temps réel des convertisseurs de puissance
Consultant– Nyumidea services, depuis janvier 2012
Clients : Opal-RT Technologies: prise en main de solveur générique développé durant le doctorat, formation du personnel; développement de produits et support. ÉPM: travaux de recherche portant sur la simulation en temps-réel sur FPGA.
Chargé de cours, ÉPM, depuis septembre 2005
ELE1300, Circuits logiques, A05– A13 (12 sessions): participé à l’élaboration des chapitres, au matériel pédagogique, aux notes de cours et à la fondation du site web du cours. INF2010, Algorithmes et structures de données, A08 – H14 (9 sessions), participé à l’élaboration de nouveaux chapitres, au matériel pédagogique et à la fondation du site web du cours. INF3500, Conception et réalisation de circuits numériques, E10 – H13 (3 sessions)
Chargé de laboratoire, ÉPM, 2004 – 2013
INF2010, Algorithmes et structures de données, A09 – A12 (6 sessions) INF3500, Conception et réalisation de circuits numériques, E09 – H12 (7 sessions) ELE2300, Systèmes logiques, A04 – H05 (2 sessions)
Développeur FPGA, ÉPM, juin 2012 – octobre 2013
Conception d’un outil de détection de contenus malveillants sur les réseaux à haut débit (10Gbeth et 40 Gbeth) sur FPGA. Partenariat avec la compagnie suédoise NetClean.
Chercheur associé, Opal-RT Technologies, 2009 – 2011
Conception d’un pont inverseur supportant une multitude de scénarios de faute (Toyota); support aux ventes et développement d’un simulateur sur FPGA (GE aviation); Support aux clients (A*-Star) ; support au développement de produits (librairie virgule flottante FPGA pour Simulink/Matlab).